FPGA

קיידנס השיקה את פלטפורמת Protium

cadencelogo8060

הפלטפורמה מהווה את הדור השני של פלטפורמות קיידנס המיועדות לבניית אבות טיפוס של FPGA לצורך פיתוח תוכנה.

.

קיידנסהודיעה על הרחבת מערך פיתוח המערכות שלה, עם השקתה של פלטפורמת Cadence® Protium™ לבנייה מהירה של אבות טיפוס.

הרחבה זו תשפר את הפרודוקטיביות בפיתוח תוכנות ותספק תמיכה בתקן ההספק הנמוך IEEE 1801 בפלטפורמת מחשוב ואימות Cadence Palladium® XP. ההרחבות הללו לחבילת פיתוח המערכות של קיידנס מאפשרות ליצרניות שבבים ומערכות בתחומים של יישומים ניידים, יישומי צריכה, רשתות ואחסון להתמודד ביעילות עם אתגרי תכנון משמעותיים כגון כינון תוכנה בשלבים מוקדמים והקטנת צריכת ההספק.

פלטפורמת ה-Protium מבוססת על שימוש ב-Xilinx® Virtex®-7 2000T FPGAs והיא הדור השני של פלטפורמות קיידנס המיועדות לבניית אבות טיפוס של FPGA לצורך פיתוח תוכנה. הפלטפורמה משפרת את הפרודוקטיביות על ידי צמצום זמן ההקמה והפיתוח (bring-up) של אבות טיפוס בשיעור של עד 70% בהשוואה לפתרונות הקיימים בשוק, מה שמקצר את התהליך מכמה חודשים לשבועות ספורים בלבד. באמצעות תאימות הזרימה של ה-Palladium, הגדלה של פי ארבע בנפח בהשוואה לדור הקודם, ותמיכה עבור עד מאה מיליון שערים, מאפשרת פלטפורמת ה-Protium פיתוח תוכנה ורגרסיות תפוקה הנתמכות על-ידי זרימה אוטומטית לחלוטין כמו גם את היכולת לבצע מיטובי ביצועים מונעי-משתמש. בנוסף, מספקת פלטפורמת ה-Protium הידור זיכרון אוטומטי (קומפילציה), תמיכה בזיכרון חיצוני ושמירת שמות RTL לכל אורך הזרימה, מה שמצמצם את המשימה המייגעת והמועדת לטעויות של השלבים הידניים בהקמת FPGA, ולפיכך גם מאיץ את זמן היציאה לשוק.

חלק מרכזי בקריטריוני סגירת התכנון של מערכות ומערכות על-גבי שבב (SoC) הוא החלק של אימות וניתוח בהספק נמוך. במטרה לטפל במשימה הזו הרחיבה קיידנס את ה-Dynamic Power Analysis בפלטפורמת ה-Palladium XP II מעבר לתמיכה ב-CPF (פורמט הספק נפוץ), והוסיפה תמיכה באימות וניפוי שגיאות עבור תקן ה-IEEE 1801. מערך פיתוח המערכות של קיידנס מציע כעת זרימה דלת הספק, עקבית ומשולבת עבור מהנדסים המשתמשים בתקני ההספק השונים בפלטפורמות Incisive® לסימולציה ו-Palladium, עם תוכנית הספק ומדדים משותפים, וניתוח ניפוי שגיאות משולב.

מערכת SemIsrael